Logo Vipress
publicité
VIPress.net - ARCHIVES - L'Echo du Solaire - NOUVEAUX PRODUITS - PUBLICITE - CONTACT NEWSLETTER GRATUITE
   
TABLEAU DE BORD
Espace BUSINESS
Conjoncture
Semiconducteurs
Passifs, écrans, cartes et modules, CAO, mesure
Sous-traitance
Distribution
Clients OEM et infos générales
Espace PRODUITS
Semiconducteurs
Capteurs/Opto/Mems
Passifs
Afficheurs
Logiciels
Modules & Cartes
Energie
Développement
Mesure
Production
Newsletter gratuite
version imprimable
FPGA pour les marchés de small-cells, microserveurs, accès large bande et vidéo

NP/CIlogiques
17/04/2014 09:02:13 :

Lattice Semiconductor introduit la famille de FPGA ECP5 pour small-cells (mini stations de base), microserveurs, accès large bande, vidéo industrielle et autres applications de volume où il est crucial d’obtenir le coût le plus bas, la consommation la plus basse et le format le plus compact possibles. Pour ces marchés de volume en forte croissance, la famille réduit les coûts de 40% et la consommation de 30%, et double la densité fonctionnelle dans un boîtier plus petit …
 
publicité


• La famille ECP5 change l’approche FPGA conventionnelle pour les solutions à canaux SERDES et permet aux concepteurs d’ajouter rapidement des fonctions et caractéristiques pour compléter celles des ASIC et ASSP, réduisant le risque du développement et surmontant les obstacles à une mise sur le marché rapide.
• Lattice a optimisé l’architecture des ECP5 en vue d’obtenir la meilleure performance avec moins de 100 k LUT pour leur permettre d’exécuter des fonctions critiques en tant que circuits compagnons des ASIC et ASSP. Pour un coût 40% plus bas que des solutions concurrentes, ces optimisations incluent de petites « slices » logiques basées sur des LUT4 (à quatre entrées) et dotées d’une architecture de routage améliorée, des blocs SERDES double canal pour économiser la surface de silicium, et des blocs DSP améliorés pour multiplier les ressources par 4.
• Les FPGA ECP5 réunissent 85 k LUT et des canaux SERDES dans des boîtiers de 10 x 10 mm, doublant la densité fonctionnelle par rapport à ses concurrents.
• Les améliorations aboutissant à réduire la consommation de 30% par rapport à d’autres solutions FPGA incluent la mise en veille individuelle de blocs, y compris les blocs SERDES, les contrôleurs dynamiques de bancs d’E/S et la réduction de la tension d’alimentation. Tout cela permet à une fonction simple canal SERDES à 3,25 Gpbs de fonctionner dès 0,25 W, et aux fonctions quadruple SERDES de démarrer à moins de 0,5 W, pour supporter une large palette d’interfaces standard comme DDR3, LPDDR3, XGMII et 7:1 LVDS, PCI Express, Ethernet (XAUI, GbE, SGMII) et CPRI.

Fabricant : Lattice
Référence : ECP5

| DATASHEET | PLUS D'INFOS | PRODUITS SIMILAIRES |
ÉDITION du 17/04/2014
Édition précédente
publicité
 ENTREPRISES & MARCHES
Le marché des écrans pour terminaux mobiles va dépasser celui des LCD pour téléviseurs dès cette année
La fibre textile connectée de Cityzen Sciences remporte le prix de l’Object connecté 2014
Le Montpelliérain Cortus lève 2,5 millions d’euros
Le CA trimestriel de Radiall a progressé de 27,6% sur un an
Linear Technology prévoit une hausse séquentielle de ses ventes de 2% à 6%
 DISTRIBUTION
RFMW distribue les circuits RF d’Aviacomm
 NOUVEAUX PRODUITS
FPGA pour les marchés de small-cells, microserveurs, accès large bande et vidéo
Convertisseur DC-DC 6 W conforme à la norme de sécurité médicale


Accédez aux différents articles grâce au menu de droite





© VIPRESS - Soyez le premier informé !
Mentions légales