Logo Vipress
publicité
VIPress.net - ARCHIVES - L'Echo du Solaire - NOUVEAUX PRODUITS - PUBLICITE - CONTACT NEWSLETTER GRATUITE
   
TABLEAU DE BORD
Espace BUSINESS
Conjoncture
Semiconducteurs
Passifs, écrans, cartes et modules, CAO, mesure
Sous-traitance
Distribution
Clients OEM et infos générales
Espace PRODUITS
Semiconducteurs
Capteurs/Opto/Mems
Passifs
Afficheurs
Logiciels
Modules & Cartes
Energie
Développement
Mesure
Production
Newsletter gratuite
version imprimable
Mentor Graphics s’allie à ST pour des solutions de conception 32 nm

Semiconducteurs>CAO>France>Europe>Etats Unis>Accords>Recherche et développement
17/03/2010 13:07:05 :
<
 
publicité
br> Mentor Graphics, troisième fournisseur mondial de solutions de conception logicielle et matérielle en électronique, et STMicroelectronics annoncent une large collaboration portant sur le développement de solutions de conception avancées en technologie 32 nm jusqu’au 20 nm ; baptisé DeCADE, ce projet de développement joint d’une durée de trois ans développera des solutions de conception avancées pour le développement de systèmes sur puce (SoC) destinées à la conception de circuits analogiques et numériques, dans le cadre du programme Nano2012, à Crolles.

Le projet inclut l’approche au niveau système, les méthodologies de conception, la stratégie de placement-routage, la correction optique pour fabrication avancée, la modélisation, la caractérisation électrique et l’extraction des paramètres électriques parasites.

Le projet DeCADE fournira des solutions de conception pour les cœurs technologiques CMOS, ainsi que pour les technologies dérivées à valeur ajoutée et pour applications spécifiques qui sont développées à partir des procédés du cœur CMOS. Parmi les technologies dérivées à valeur ajoutée couvertes par les projets DeCADE figurent les technologies sans fil et RF (radiofréquences), ainsi que les technologies d’empilement de puces et de conditionnement en 3D.

« La collaboration ST-Mentor Graphics renforce le pôle de R&D collaborative de Crolles qui rassemble déjà plusieurs partenaires pour développer et permettre la réalisation de systèmes sur puce basse consommation et de technologies à valeur ajoutée pour applications spécifiques. Ce projet est le parfait exemple d’une collaboration menée dans le cadre du programme Nano2012 », déclare Philippe Magarshack, directeur général de la division Central CAD & Design Solutions de STMicroelectronics.

Nano2012 est un programme de R&D stratégique, dont ST est le chef de file, qui rassemble des instituts et de recherche et des partenaires industriels avec le soutien des pouvoirs publics français aux niveaux national, régional et local. Ce programme a pour but de créer l’un des pôles de R&D les plus avancés au monde pour le développement de nouvelles générations de plates-formes technologique de semiconducteurs à l’échelle nanoélectronique.

ÉDITION du 17/03/2010
Édition précédente
publicité
 ENTREPRISES & MARCHES
Sequans échantillonne son premier circuit LTE
Normalisation, formation, information : la filière se mobilise pour le déploiement de la fibre optique
Mentor Graphics s’allie à ST pour des solutions de conception 32 nm
Renesas sera organisé en sept divisions
Ouest Ventures prend 25% du capital de Geensoft
 NOUVEAUX PRODUITS
Le marché européen des imprimantes et des copieurs a chuté de 19% en 2009
Circuits pour adaptateurs réseaux : Exar a racheté Neterion
Soitec va fournir du SOI au fondeur chinois CSMC
United Technologies a racheté GE Security
-=


Accédez aux différents articles grâce au menu de droite





© VIPRESS - Soyez le premier informé !
Mentions légales