Logo Vipress
publicité
VIPress.net - ARCHIVES - L'Echo du Solaire - NOUVEAUX PRODUITS - PUBLICITE - CONTACT NEWSLETTER GRATUITE
   
TABLEAU DE BORD
Espace BUSINESS
Conjoncture
Semiconducteurs
Passifs, écrans, cartes et modules, CAO, mesure
Sous-traitance
Distribution
Clients OEM et infos générales
Espace PRODUITS
Semiconducteurs
Capteurs/Opto/Mems
Passifs
Afficheurs
Logiciels
Modules & Cartes
Energie
Développement
Mesure
Production
Newsletter gratuite
version imprimable
Toshiba propose ses ASIC structurés en Europe

NP/CIlogiques
13/03/2013 12:45:03 :

Toshiba Electronics Europe (TEE) annonce la disponibilité en Europe de la technologie Structured Array (ou réseaux structurés). Cette technologie se présente comme une solution ASIC pour le remplacement de FPGA à moindres coût et consommation – mais toujours avec des délais de réalisation et d'échantillonnage/production significativement réduits comparé aux ASIC standards …
 
publicité


• Réalisés selon une technologie de BaySand, sous licence, les réseaux structurés de Toshiba supportent la concrétisation rapide de dispositifs de type système sur une puce (SoC) de hautes performances et de basse consommation, grâce à la personnalisation d'un petit nombre seulement des couches de métallisation sur des tranches de base préconçues et préfabriquées avec un réseau logique optimisé et une structure mémoire.
• En diminuant le nombre de couches métallisées devant être personnalisées, le délai de réalisation des échantillons n'est plus que de cinq semaines.
• Les nouveaux réseaux structurés sont réalisés dans une technologie de fabrication 65 nm et supportent jusqu'à 30 million de portes logiques brutes, 20 Mbits de SRAM et jusqu'à 1200 plots d'E/S.

Référence : Structured Array
Fournisseur : Toshiba

| DATASHEET | PLUS D'INFOS | PRODUITS SIMILAIRES |
ÉDITION du 13/03/2013
Édition précédente
publicité
 ENTREPRISES & MARCHES
Renesas va se séparer de son activité circuits pour téléphones mobiles
Intel pourrait produire 10% des processeurs A7 d’Apple
Altis Semiconductor signe un accord de fonderie à long terme pour IBM
Vers une réduction de moitié les délais de paiement des aides aux projets de R&D des pôles de compétitivité
ST annonce la disponibilité de la filière CMOS H9A en géométrie de 130 nm par l'intermédiaire de CMP
L’industrie de défense s’alarme de la prochaine loi de programmation militaire
Siegmund Redl chargé d'assurer l'essor de MediaTek en Europe
 NOUVEAUX PRODUITS
Toshiba propose ses ASIC structurés en Europe
Environnement logiciel de développement d’applications de test temps réel
-=-=-=-=


Accédez aux différents articles grâce au menu de droite





© VIPRESS - Soyez le premier informé !
Mentions légales