Jeudi 05 Juin @ VIPress.net

Pile TCP/IP open source pour processeurs Renesas RZ/A1

NP/Développement
05/06/2014 13:18:34 :


Oryx Embeddedmet à disposition la version 1.4.4 de sa solution CycloneTCP. Cette pile IPv4/IPv6, qui cible les applications embarquées, prend désormais en charge les processeurs Renesas RZ/A1 (MPU à base de cœur ARM Cortex-A9). Contrairement à une approche classique du type Linux embarqué sur processeur applicatif, la stack CycloneTCP fonctionne ici sur le RZ/A1 avec le RTOS FreeRTOS 8.0.0 en configuration « Bare Metal », proposant ainsi une empreinte mémoire minime et des performances temps réel …

• Cette approche « Bare Metal » permet de développer des applications connectées et complexes à l'aide d'un écosystème d’outils de développement classiques et d’un RTOS dont la prise en main est généralement assez rapide, ce qui rend la transition des projets MCU vers un MPU plus facile.
• Les exemples fournis mettant en œuvre CycloneTCP (serveur Web avec un contenu dynamique et client SMTP sécurisé) sont conçus avec les outils gratuits « ARM DS-5 Starter Kit for Renesas RZ » et supportent nativement le kit de démarrage Renesas RSK + RZ/A1.
• La pile CycloneTCP est disponible soit en licence open source (GPLv2), soit sous licence commerciale (sans royalties).
• Caractéristiques : Dual Stack (IPv4 et/ou IPv6) avec complément optionnel SSL/TLS (CycloneSSL) ;Support des architectures ARM7/9, Cortex-M3/M4, Cortex-A5/A8/A9, APS3, AVR32, PIC32, RX600
• Portable sur tous les RTOS du marché (fourni en exemple avec FreeRTOS)

Référence : CycloneTCP
Fournisseur : Oryx Embedded

| [L]http://www.oryx-embedded.com/cyclone_tcp.html|DATASHEET[/L] | [L]mailto:info@oryx-embedded.com|PLUS D'INFOS[/L] | [L]http://europelectronics.vipress.net/h/datasheets.php?MD=12|PRODUITS SIMILAIRES[/L] |




© VIPRESS - Soyez le premier informé !
Mentions légales