En bref Mardi 21 Mai @ VIPress.netConvertisseur abaisseur, synchrone
Le LTC3639 commercialisé par Linear Technology, est un convertisseur abaisseur, synchrone, pouvant accepter 150V en entrée et fournir un courant continu de sortie jusqu’à 100mA. Il fonctionne à partir d’une gamme de tensions d’entrée de 4,5V à 150V, ce qui élimine le besoin d’avoir un composant externe pour le blocage de transitoires. Il peut réaliser des rendements aussi élevés que 92% et ne requiert qu’un courant de repos de 12µA, ce qui maximise l’autonomie sur batterie et élimine les problèmes thermiques.
• Une fonction de limitation du courant de sortie, programmable par l’utilisateur, peut fixer l’intensité de sortie entre 10mA et 100mA, qui réduit le besoin en composants externes surdimensionnés et protège les sources de fortes impédances.
• Le LTC3639 peut être programmé pour des tensions de sortie fixes de 1,8V, 3,3V ou 5V ou on peut utiliser un diviseur résistif pour programmer les tensions de sortie de 0,8V à VIN.
• Son boîtier MSOP, thermiquement renforcé, présente l’espacement supplémentaire des broches, nécessaire aux entrées de forte tension. La combinaison de son boîtier MSOP et de seulement trois petits composants externes permet d’obtenir une réalisation d’empreinte très compacte pour une grande variété d’applications.
• Référence de tension de la boucle de régulation : 0,8V ±1% ; démarrage progressif interne ou externe ; programmation du blocage en cas de surtension en entrée.
Fabricant : Linear Technology
Référence : LTC3639
| [L]http://www.linear.com/product/LTC3639|DATASHEET[/L] | [L]mailto:bdonnou@linear.com|PLUS D'INFOS[/L] | [L]http://vipress.europelectronics.net/h/datasheets.php?MD=1|PRODUITS SIMILAIRES[/L] |
Outil d’analyse temporelle statique pour système sur une puce
Dans le cadre de ses recherches visant à faciliter et accélérer le développement de circuits intégrés complexes, Cadence Design Systems présente Tempus Timing Signoff Solution, un outil d’analyse temporelle statique conçu pour permettre aux développeurs de systèmes sur une puce (SoC) d’accélérer la validation temporelle et la mise en production des circuits intégrés. Les premiers engagements avec des clients ont déjà montré que Tempus Timing Signoff Solution permet de ramener à quelques jours des durées de conception qui auraient pris plusieurs semaines avec des flots traditionnels. Tempus Timing Signoff Solution sera disponible dans le courant du troisième trimestre 2013 …
• Un environnement intégré pour la convergence temporelle qui fait appel a une technologie d’optimisation locale (ECO - Engineering Change Order) s’appuyant sur les informations physiques permet de réduire les temps de conception de plusieurs semaines.
• Premier moteur d’analyse temporelle sur le marché exploitant une technologie massivement parallèle et modulable de manière à exploiter des centaines de CPU.
• Son architecture parallèle permet à Tempus Timing Signoff Solution d’analyser des circuits comprenant des centaines de millions de cellules sans faire de compromis sur la précision.
• Un nouveau moteur d’analyse chemin par chemin (Path Based Analysis).Une analyse MMMC (multi-mode et multi-corner) et une convergence temporelle s’appuyant sur les informations physiques qui, toutes deux, profitent de l’analyse temporelle multi-cœur et distribuée.
Fabricant : Cadence Design Systems
Référence : Tempus Timing Signoff Solution
| [L]http://www.cadence.com/products/mfg/tempus/pages/default.aspx|DATASHEET[/L] | [L]http://www.cadence.com|PLUS D'INFOS[/L] | [L]http://vipress.europelectronics.net/h/datasheets.php?MD=9|PRODUITS SIMILAIRES[/L] |
© VIPRESS - Soyez le premier informé !
Mentions légales